四代调制器专用检测器
4路TLK2711数据收发
4路LVDS 16/8/4/2/1bit LVDS数据发送。LVDS接口钟码相位可配
4路光纤数据收发,光口协议可配置(默认AURORA)
具备联机、脱机工作模式
产品简介
设备可通过笔记本线缆进行远控和发送源状态的配置,可通过高速数据接口读取存储在服务器上的数据,并按照制定协议通过TLK2711接口、LVDS接口或光口发送给待测设备,功能组成如下图所示:
● 4路TLK2711接口数据收发功能
● 可实现4路LVDS 4bit、2路LVDS8bit或1路LVDS16bit接口数据发送。具备LVDS接口钟码相位关系配置功能
● 可实现4路光纤接口数据收发功能,光口协议可配置(默认AURORA)
● 具备联机、脱机工作模式
产品框架
设备由1台高性能服务器、1块PCIe板卡、1块数据收发板组成,如图5-10所示。4套数据收发器实现相同的功能,1台服务器光纤可对应1套数据收发器,一个上位机可控制多台数据收发器。
PCIe卡从上位机接收数据,发送给发送器,发送器再转成TLK2711、光口或LVDS并按照规定的格式往外发送。TLK2711、光口和LVDS的输出频率可通过上位机设置或者通过改变外部时钟频率或者更改晶振的方式实现,8路TLK2711数据输出频率同时改变。
发送器主要有2片K7 325T FPGA、DDR3内存条、时钟、LVDS buffer、TLK2711A、VML驱动器等组成。FPGA通过光纤接收上位机发送的数据,转为TLK2711、光口或LVDS格式的数据发送给用户设备。TLK2711接口为双工方式,通过TLK2711接口接收用户设备的请求帧,LVDS为单工方式。
板上每块FPGA放置了一根DDR3内存条,用于缓存待发送的数据文件。上位机读取文件后通过光纤发送到本板,先缓存到DDR3中,再往外发送,不必每次都从上位机读取,降低了与上位机之间的传输链路上的压力,也降低了硬盘的压力。
TLK2711信号上增加了Buffer芯片提高驱动能力,Buffer具有接收均衡和发送预加重功能,同时具有防止静电直接损坏FPGA的作用。同理LVDS信号上也加了Buffer。
脱机工作模式(即没有服务器参与)通过在板上放置一片Flash用于存储数据文件实现,FPGA可直接从Flash中读取文件数据并对外发送。
板上还放置了1片ARM,主要用于PLL配置、复位管理、FPGA加载、环境监控、控制命令的接收、解析、发送。
单板放置拨码开关,用来手动选择外部时钟和本地时钟,同时用LED显示状态。面板设计2个按钮开关,用来实现脱机环境下设备开始停止功能。
产品参数
具体功能和性能参数如下:
1) 发送路数:
TLK2711发送路数为8路(单台);
LVDS发送路数数为24路(4路时钟,16路数据)(单台);
光口发送路数:收发各4路(单台);
2) TLK2711和光口数据接口可双工工作,按照接收请求发送数据模式工作,也可单工工作,按照制定占空比发送数据;
3) LVDS发送接口输出速率和输出路数可控。(速率控制可通过更改FPGA时钟或外供时钟的方式实现);
4) LVDS数据源具备时序拉偏功能,发送的钟码关系可通过控制接口进行设置;
5) 数据源在发送数据时可发送提前存储在设备中的固定数据(通过配置接口),也可通过和服务器直接的高速接口读取数据,并通过TLK2711接口和LVDS接口发送;
6) 要求地检设备具有闭环自检功能,即设备上需有自检接口,模拟被测设备,并接收数据,并进行误码率和设备功能的检测;
7) TLK2711发送时钟参数:
时钟频率暂定100MHZ;
串行码速率:1.6Gbps;
频率稳定度:50PPM;
时钟稳定度:<40ps;
8) 光纤接口要求参数:
光纤传输,波长850nm;
电平:CML电平,差分阻抗100欧;
速率:6.25Gbps(支持1.25Gbps、2.5Gbps、3.125Gbps、5Gbps、6.25Gbps等典型值),97.65625MHz*64bit;
协议:Aurora64B/66B;
时钟频率:97.65625MHz(频率可变);
时钟频率短期稳定度:1X10-9/0.1s(艾伦方差);
时钟频率准确度:±2X10-5;
时钟占空比0.45~0.55。
相关产品推荐